Bộ vi điều khiển 32 bit SPC5634MF2MLQ80 – MCU NXP MCU 32 bit, lõi Power Arch, Flash 1,5 MB, 80MHz, -40/+125degC, Cấp ô tô, QFP 144

Mô tả ngắn:

Nhà sản xuất: NXP
Danh mục sản phẩm: Bộ vi điều khiển 32-bit – MCU
Bảng dữliệu:SPC5634MF2MLQ80
Mô tả: IC MCU 32BIT 1.5MB FLASH 144LQFP
Trạng thái RoHS: Tuân thủ RoHS


Chi tiết sản phẩm

Đặc trưng

Thẻ sản phẩm

♠ Mô tả sản phẩm

Thuộc tính sản phẩm Giá trị thuộc tính
Nhà chế tạo: NXP
Danh mục sản phẩm: Bộ vi điều khiển 32 bit - MCU
RoHS: Chi tiết
Loạt: MPC5634M
Phong cách lắp đặt: SMD/SMT
Gói / Trường hợp: LQFP-144
Cốt lõi: e200z3
Kích thước bộ nhớ chương trình: 1,5 MB
Kích thước RAM dữ liệu: 94 kB
Chiều rộng bus dữ liệu: 32 bit
Độ phân giải ADC: 2 x 8bit/10bit/12bit
Tần số xung nhịp tối đa: 80 MHz
Số I/O: 80 vào/ra
Điện áp cung cấp - Tối thiểu: 1,14 v
Điện áp cung cấp - Tối đa: 1,32 v
Nhiệt độ hoạt động tối thiểu: - 40 độ C
Nhiệt độ hoạt động tối đa: + 150C
Trình độ chuyên môn: AEC-Q100
Bao bì: Cái mâm
Điện áp cung cấp tương tự: 5,25V
Thương hiệu: Chất bán dẫn NXP
Loại RAM dữ liệu: SRAM
Điện áp vào/ra: 5,25V
Nhạy cảm với độ ẩm: Đúng
Sản phẩm: MCU
Loại sản phẩm: Bộ vi điều khiển 32 bit - MCU
Loại bộ nhớ chương trình: Tốc biến
Gói nhà máy Số lượng: 60
tiểu thể loại: Vi điều khiển - MCU
Đồng hồ bấm giờ Watchdog: Đồng hồ bấm giờ
Phần # Bí danh: 935311091557
Đơn vị trọng lượng: 1,319 gam

♠ Vi điều khiển 32-bit - MCU

Các bộ vi điều khiển ô tô 32 bit này là một dòng thiết bị hệ thống trên chip (SoC) chứa tất cả các tính năng của dòng MPC5500 và nhiều tính năng mới kết hợp với công nghệ CMOS 90 nm hiệu suất cao để giảm đáng kể chi phí cho mỗi tính năng và đáng kể cải thiện hiệu suất.Lõi bộ xử lý máy chủ tiên tiến và tiết kiệm chi phí của dòng bộ điều khiển ô tô này được xây dựng trên công nghệ Power Architecture®.Dòng này chứa các cải tiến giúp cải thiện sự phù hợp của kiến ​​trúc trong các ứng dụng nhúng, bao gồm hỗ trợ hướng dẫn bổ sung cho xử lý tín hiệu số (DSP), tích hợp các công nghệ—chẳng hạn như bộ xử lý thời gian nâng cao, bộ chuyển đổi tương tự sang số được xếp hàng đợi nâng cao, Mạng Khu vực Bộ điều khiển và một hệ thống đầu vào-đầu ra mô-đun nâng cao—rất quan trọng đối với các ứng dụng hệ thống truyền động cấp thấp ngày nay.Dòng thiết bị này là một phần mở rộng hoàn toàn tương thích với dòng MPC5500 của Freescale.Thiết bị có một mức phân cấp bộ nhớ duy nhất bao gồm tối đa 94 KB trên chip SRAM và tối đa 1,5 MB bộ nhớ flash bên trong.Thiết bị cũng có giao diện bus bên ngoài (EBI) để 'hiệu chuẩn'.Giao diện bus bên ngoài này đã được thiết kế để hỗ trợ hầu hết các bộ nhớ tiêu chuẩn được sử dụng với các dòng MPC5xx và MPC55xx.


  • Trước:
  • Kế tiếp:

  • • Thông số vận hành

    — Hoạt động hoàn toàn tĩnh, 0 MHz– 80 MHz (cộng thêm 2% điều chế tần số – 82 MHz)

    — – Phạm vi hoạt động của nhiệt độ đường giao nhau –40 ℃ đến 150 ℃

    - Thiết kế công suất thấp

    – Công suất tiêu tán dưới 400 mW (danh nghĩa)

    – Được thiết kế để quản lý năng lượng động của lõi và thiết bị ngoại vi

    – Kiểm soát phần mềm clock gating của thiết bị ngoại vi

    – Chế độ dừng công suất thấp, với tất cả các đồng hồ đều dừng

    — Chế tạo trên quy trình 90 nm

    — Logic bên trong 1,2 V

    — Bộ nguồn đơn với 5,0 V -10%/+5% (4,5 V đến 5,25 V) với bộ điều chỉnh bên trong để cung cấp 3,3 V và 1,2 V cho lõi

    — Chân đầu vào và đầu ra với dải 5,0 V -10%/+5% (4,5 V đến 5,25 V)

    – Các mức chuyển đổi CMOS 35%/65% VDDE (có độ trễ)

    – Độ trễ có thể lựa chọn

    – Kiểm soát tốc độ xoay có thể lựa chọn

    — Các chân Nexus được cung cấp bởi nguồn 3,3 V

    — Được thiết kế với kỹ thuật giảm EMI

    – Vòng khóa pha

    – Điều chế tần số của tần số đồng hồ hệ thống

    – Điện dung bỏ qua trên chip

    – Tốc độ quay có thể lựa chọn và cường độ truyền động

    • Bộ xử lý lõi e200z335 hiệu suất cao

    — Mô hình lập trình viên Sách Kiến trúc điện 32-bit

    — Cải tiến mã hóa độ dài thay đổi

    – Cho phép bộ hướng dẫn Power Architecture được mã hóa tùy chọn trong hướng dẫn hỗn hợp 16 và 32 bit

    – Kết quả trong kích thước mã nhỏ hơn

    — Sự cố đơn lẻ, CPU tuân thủ công nghệ Kiến trúc nguồn 32 bit

    - Thực hiện theo thứ tự và nghỉ hưu

    - Xử lý ngoại lệ chính xác

    - Đơn vị xử lý nhánh

    – Bộ cộng tính toán địa chỉ nhánh chuyên dụng

    – Tăng tốc nhánh bằng cách sử dụng Bộ đệm hướng dẫn nhìn nhánh

    - Tải / lưu trữ đơn vị

    – Độ trễ tải một chu kỳ

    – Đầy đủ đường ống

    – Hỗ trợ Big và Little Endian

    – Hỗ trợ truy cập sai

    – Bong bóng đường ống không tải để sử dụng

    — Ba mươi hai thanh ghi mục đích chung 64 bit (GPR)

    — Đơn vị quản lý bộ nhớ (MMU) với bộ đệm tra cứu dịch liên kết đầy đủ 16 mục (TLB)

    — Xe buýt hướng dẫn riêng biệt và xe buýt tải / cửa hàng

    - Hỗ trợ ngắt vector

    — Độ trễ ngắt < 120 ns @ 80 MHz (được đo từ yêu cầu ngắt đến khi thực hiện lệnh đầu tiên của trình xử lý ngoại lệ ngắt)

    Những sảm phẩm tương tự